<?xml version='1.0' encoding='UTF-8'?>
<OAI-PMH xmlns="http://www.openarchives.org/OAI/2.0/" xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance" xsi:schemaLocation="http://www.openarchives.org/OAI/2.0/ http://www.openarchives.org/OAI/2.0/OAI-PMH.xsd">
  <responseDate>2026-03-11T11:08:54Z</responseDate>
  <request identifier="oai:jaxa.repo.nii.ac.jp:00041311" metadataPrefix="oai_dc" verb="GetRecord">https://jaxa.repo.nii.ac.jp/oai</request>
  <GetRecord>
    <record>
      <header>
        <identifier>oai:jaxa.repo.nii.ac.jp:00041311</identifier>
        <datestamp>2023-06-20T21:03:30Z</datestamp>
        <setSpec>1887:1893</setSpec>
        <setSpec>1896:1898:1913:1915</setSpec>
      </header>
      <metadata>
        <oai_dc:dc xmlns:dc="http://purl.org/dc/elements/1.1/" xmlns:oai_dc="http://www.openarchives.org/OAI/2.0/oai_dc/" xmlns="http://www.w3.org/2001/XMLSchema" xsi:schemaLocation="http://www.openarchives.org/OAI/2.0/oai_dc/ http://www.openarchives.org/OAI/2.0/oai_dc.xsd">
          <dc:title>Hitachi Super Technical Server SR8000: Present and future</dc:title>
          <dc:title>日立スーパーテクニカルサーバーHITACHI SR8000の御紹介と今後の方向</dc:title>
          <dc:creator>深川, 正一</dc:creator>
          <dc:creator>Fukagawa, Masakazu</dc:creator>
          <dc:subject>日立スーパテクニカルサーバ</dc:subject>
          <dc:subject>HITACHI SR8000</dc:subject>
          <dc:subject>ベクトル型スーパコンピュータ</dc:subject>
          <dc:subject>並列型スーパコンピュータ</dc:subject>
          <dc:subject>並列プロセッサ</dc:subject>
          <dc:subject>RISCプロセッサ</dc:subject>
          <dc:subject>対称多段プロセッサ</dc:subject>
          <dc:subject>ベクトルパイプライン</dc:subject>
          <dc:subject>ベクトルエンジン</dc:subject>
          <dc:subject>COMPAC</dc:subject>
          <dc:subject>擬似ベクトル処理機構</dc:subject>
          <dc:subject>クロスバネットワーク</dc:subject>
          <dc:subject>DMA</dc:subject>
          <dc:subject>協調型マイクロプロセッサ機構</dc:subject>
          <dc:subject>デレクトメモリーアドレス</dc:subject>
          <dc:subject>Hitachi Super Technical Server</dc:subject>
          <dc:subject>HITACHI SR8000</dc:subject>
          <dc:subject>vector type supercomputer</dc:subject>
          <dc:subject>parallel type supercomputer</dc:subject>
          <dc:subject>parallel processor</dc:subject>
          <dc:subject>RISC processor</dc:subject>
          <dc:subject>symmetric multiprocessor</dc:subject>
          <dc:subject>vector pipeline</dc:subject>
          <dc:subject>vector engine</dc:subject>
          <dc:subject>COMPAC</dc:subject>
          <dc:subject>pseudo vector processing</dc:subject>
          <dc:subject>crossbar network</dc:subject>
          <dc:subject>DMA</dc:subject>
          <dc:subject>cooperative microprocessors in single address space</dc:subject>
          <dc:subject>direct memory address</dc:subject>
          <dc:description>航空宇宙技術研究所 7-9 Jun. 2000 東京 日本</dc:description>
          <dc:description>National Aerospace Laboratory 7-9 Jun. 2000 Tokyo Japan</dc:description>
          <dc:description>過去10年間、多種多様な大型の技術用コンピュータシステムを設置した。このような状況下で、日立製作所はスーパテクニカルサーバSR8000を開発し、1998年に初出荷した。SR8000には主に2つの長所がある。ひとつは、ベクトル型スーパコンピュータの実行性能を維持していること、もうひとつは大規模並列プロセッサの高スケーラビリティを有していることである。SR8000は、これらの長所を協調型マイクロプロセッサ機構(COMPAS)、擬似ベクトル処理機構(PVP)、遠隔デレクトメモリーアドレス(DMA)転送を利用して実現してきた。近い将来、2つのギャップが高性能コンピュータ業者およびユーザにとって深刻な問題となるだろう。そのひとつは、ノード性能とメモリー帯域幅のギャップであり、もうひとつはノード性能とノード間転送の処理量とのギャップである。その解決策としてキャッシュメモリー層および光ケーブル接続を利用することを提案した。</dc:description>
          <dc:description>In the last ten years, a wide variety of large-scale technical computer systems have been installed. Under this circumstance, the Hitachi has developed a Super Technical Server SR8000 and the SR8000 was first shipped in 1998. The SR8000 has two main advantages. One is high-sustained performance of vector supercomputers. The other is high scalability of massively parallel processors. The SR8000 has realized these advantages by Co-operative Microprocessors in single Address Space (COMPAS), Pseudo-Vector Processing (PVP) and remote DMA (Direct Memory Address) communication. Near future, two types of gap will become a serious problem for both high-end technical computer vendors and users. One is the gap between node performance and memory bandwidth and the other is the gap between node performance and inter-node communication throughput. The utilization of Cache Memory-Layer and optical interconnection is proposed as a solution.</dc:description>
          <dc:description>資料番号: AA0028635010</dc:description>
          <dc:description>レポート番号: NAL SP-46</dc:description>
          <dc:description>technical report</dc:description>
          <dc:publisher>航空宇宙技術研究所</dc:publisher>
          <dc:publisher>National Aerospace Laboratory (NAL)</dc:publisher>
          <dc:date>2000-12</dc:date>
          <dc:format>application/pdf</dc:format>
          <dc:identifier>航空宇宙技術研究所特別資料</dc:identifier>
          <dc:identifier>46</dc:identifier>
          <dc:identifier>51</dc:identifier>
          <dc:identifier>56</dc:identifier>
          <dc:identifier>Special Publication of National Aerospace Laboratory</dc:identifier>
          <dc:identifier>0289-260X</dc:identifier>
          <dc:identifier>AN10097345</dc:identifier>
          <dc:identifier>https://jaxa.repo.nii.ac.jp/record/41311/files/nalsp0046010.pdf</dc:identifier>
          <dc:identifier>https://jaxa.repo.nii.ac.jp/records/41311</dc:identifier>
          <dc:language>jpn</dc:language>
        </oai_dc:dc>
      </metadata>
    </record>
  </GetRecord>
</OAI-PMH>
